Huis Hardware Wat is een backside bus (bsb)? - definitie van techopedia

Wat is een backside bus (bsb)? - definitie van techopedia

Inhoudsopgave:

Anonim

Definitie - Wat betekent Backside Bus (BSB)?

Een backside-bus (BSB) is een interne bus die de centrale verwerkingseenheid verbindt met het cachegeheugen, zoals Level 2 (L2) en Level 3 (L3) cache. De CPU slaat vaak geheugen op in de cache. Hier worden gegevens opgeslagen die vaak worden gebruikt en onmiddellijk moeten worden opgehaald.


Vóór de BSB gebruikten computers het enkele bussysteem, dat veel langzamer was en vaak knelpunten veroorzaakte. De BSB verbeterde CPU-communicatie met cachegeheugen door algemene signalen te verminderen en overtollige procedures te elimineren. Tegenwoordig integreren de meeste pc's L2- en L3-cache in de CPU, waardoor BSB overbodig wordt.

Techopedia verklaart Backside Bus (BSB)

Er zijn twee interne bussen die data van en naar de CPU overbrengen: de backside-bus en de frontside-bus (FSB). De bus aan de achterzijde verzendt gegevens tussen de CPU en de secundaire cache, terwijl de bus aan de voorzijde communiceert tussen de CPU en het geheugen. De CPU moet snel toegang hebben tot de L2-cache wanneer dat nodig is. Als het L2-cachegeheugen niet snel kan worden gevonden en verzonden, is de CPU minder efficiënt.


De L2-cache bevindt zich in de buurt van de CPU, zodat deze gemakkelijk toegankelijk is. De secundaire cache slaat gegevens op die herhaaldelijk worden gebruikt, zodat deze snel kunnen worden verzonden om de CPU te helpen bij het efficiënter verwerken van gegevens. Vaak heeft de BSB een kloksnelheid die de snelheid van een processor benadert. De FSB is daarentegen veel langzamer met ongeveer de helft van de processorsnelheid.


Voordat een CPU gegevens in het hoofdgeheugen leest of schrijft, onderzoekt het eerst de gegevens in de cache om te zien of er een kopie is. Als er een kopie van de gegevens is, leest of schrijft de CPU onmiddellijk uit de cache, wat de verwerking drastisch versnelt.


Op oudere pc's was er geen L2- of L3-cache. In plaats daarvan kreeg de backside-bus extern toegang tot de cache, wat langzaam was, maar nog steeds veel sneller dan het gebruik van RAM via de FSB. Een systeem dat beide bussen gebruikt, wordt een dual-bus-architectuur of dual Independent bus (DIB) -architectuur genoemd. Een computer met DIB-architectuur heeft een bus die verbinding maakt met het hoofdgeheugen en een andere bus die verbinding maakt met de L2-cache. De architectuur met twee bussen introduceerde veel nieuwe ontwerpen. Tegenwoordig hebben de meeste pc's geïntegreerde L2- en L3-cache op de CPU, waardoor de BSB overbodig is geworden.

Wat is een backside bus (bsb)? - definitie van techopedia